دانلود مقالات و جزوات آموزشی - دانشگاهی
دانلود مقالات و جزوات آموزشی - دانشگاهی
جمع کننده کامل 1 بیتی زیر آستانه ای در فناوری CMOS 65 نانومتریچکیده در این مقاله، جمع کننده کامل (FA) نوینی ارائه میگردد که برای عملکرد با توانهای بسیار پایین بهینه سازی شده است. مدار مذکور، بر پایه گیتهای XOR اصلاح شدهای طراحی گشته که با هدف کمینه سازی مصرف توان در ناحیه زیرآستانهای عمل می کنند. نتایج شبیه سازی شده با مدلهای استاندارد CMOS 65 نانومتر انجام شده است. نتایج شبیه سازی، یک بهبود 5 تا 20 درصدی را در بازه فرکانسی 1Khz تا 20MHz و ولتاژهای تغذیه زیر 0.3V نشان میدهد. مقدمه تغییر مقیاس ولتاژ تغذیه یکی از موثرترین راهها در کاهش مصرف توان مدارهای دیجیتال است. کارایی این روش بعلت وجود رابطه درجه دوم میان مصرف توان دینامیک و ولتاژ تغذیه می باشد. اما در این روش، عملکرد مدار به خاطر رابطه معکوس تاخیر مدار با سطح جریان کاهش می یابد. به همین علت، ولتاژ آستانه را در فرایندهای زیرمیکرونی عمیق برای رفع این مشکل کاهش می دهند. کاهش ولتاژ آستانه، منجر به افزایش نمایی جریان زیرآستانه میگردد که امکان استفاده از این ناحیه (زیرآستانه) را در مدارهای منطقی ارزیابی - با کران نویز قابل قبول - می دهد. بدون اعمال روشهای خاص، عملکرد زیرآستانه ای سبب کاهش سرعت پاسخگویی (به سبب کاهش جریان) می شود. جریان مورد ارزیابی در این حالت، جریانی است که در ولتاژ گیت –سورس کوچکتر یا مساوی ولتاژ آستانه و ولتاژ تغذیه نزدیک به ولتاژ آستانه رخ می دهد. همانطور که در شکل 1 مشاهده می شود، نسبت I_on (وقتی ترانزیستور در حال ارزیابی است) به I_off (وقتی ولتاژ گیت-سورس صفر یا نزدیک صفر است) در مقایسه با Ion/Ioff در ولتاژهای تغذیهی بالا، کوچکتر است. با این حال، در کاربردهای با مصرف توان بسیار پایین (مثل ایمپلنتها یا حسگرهای بدون سیم)، سرعت کاری دغدغه اصلی طراحی نیست، زیرا قیود پهنای باندی در این موارد با مسامحه اعمال می گردد. برای این کاربردها، مهمترین هدف طراحی بهینه سازی بمنظور مصرف توان پایین است. جمع دو بیت A و B با بیت نقلی Cin، بیت SUM (مجموع) و بیت خروجی نقلی Cout را تولید میکند.
سجاد
دوشنبه 18 مرداد 1395 ساعت 11:24
جریان های یاتاقان و رابطه آنها با درایوهای PWM
این مقاله ولتاژهای شفت موتور ac و جریان های یاتاقان منتجه از آنها را مورد بررسی قرار می دهد در حالتی که موتور توسط اینورترهای منبع ولتاژ با مدولاسیون عرض پالس (PWM) کار می کند. همچنین این مقاله مشخصات مکانیکی و الکتریکی یاتاقان ها و موتور را در رابطه با ولتاژهای شفت و جریان های یاتاقان بازنگری می کند. مختصری از کار گذشته مرور می شود، از جمله مدل سیستم و نتایج آزمایشگاهی. تئوری ماشین تخلیه الکتریکی (EMD) بیان می شود، شامل محاسبات عناصر سیستم. تاثیر عناصر سیستم روی ولتاژهای شفت و جریان های یاتاقان از طریق آزمایش بررسی شده و نتایج آن با تئوری مقایسه می شود. محاسبه طراحی ارائه می شود که پتانسیل نسبی برای EDM را فراهم می کند. در نهایت، مقاله نتایج کمی برای حل مساله ولتاژ شفت و جریان یاتاقان را بیان می کند.
سجاد
جمعه 8 مرداد 1395 ساعت 09:10
استراتژی های کنترل برای کارکرد شبکه های کوچک
1. مقدمهپیشرفت های فنی در چند سال اخیر شکل های جدیدی از تولید برق را به ارمغان آورده است – منابع کوچک (MS) . وابستگی منابع تولید کوچک با سیستم های توزیع ولتاژ پایین میتواند نوع جدیدی از سیستم قدرت را شکل دهد (شبکه کوچک) . شبکه کوچک می تواند به شبکه قدرت اصلی متصل گردد یا اگر از شبکه قدرت در مواجهه با یک رویداد برنامه ریزی شده یا نشده محافظت شود بطور خود گردان عمل می کند . علاوه بر این ، بازیابی سریع سیستم (قابلیت شروع خاموشی) پس از شرایط خرابی وسیع می تواند ارائه گردد . این مفهوم با چهارچوب پروژه R&D اروپایی شبکه های کوچک ماحصل تعدادی پژوهش سازمانها و شرکت ها توسعه یافته است .همچنین یک شبکه کوچک شامل یک کنترل سلسله مراتبی و سیستم مدیریتی است : در یک سطح بالاتر ، کنترل کننده مرکزی شبکه کوچک مدیریت فنی و اقتصادی شبکه کوچک را ارائه می دهد ؛ در سطح پایین تر ، کنترل کننده های بار با استفاده از مفهوم قابلیت قطع کنندگی می توانند برای کنترل بار استفاده شوند ؛ همچنین ، کنترل کننده های منابع کوچک برای کنترل داخلی سطوح تولبد توان اکتیو و راکتیواستفاده می شوند .
سجاد
جمعه 8 مرداد 1395 ساعت 05:55
مباحث جدید زیرآستانه ای در فناوری CMOS 65 نانومتری
چکیدهدر این مقاله، در مورد چالشهای مختلف کار در ناحیه زیرآستانه ای در مدارهای با فناوری CMOS 65 نانومتر، بحث می شود. مدارهای گوناگونی برای یافتن بهترین آرایش در ناحیه کاری زیرآستانه ای مورد بررسی قرار می گیرد و در کار با ولتاژهای تغذیه بسیار پایین شبیه سازی می گردد. برای پشتیبانی از مباحث نظری انجام شده، آرایشهای گوناگون مداری مورد آزمایش و شبیه سازی قرار می گیرد. جنبه های گوناگون مدارهای فلیپ فلاپ با جزییات تشریح می شود تا بهترین توپولوژی برای استفاده در ولتاژهای تغذیه بسیار پایین و کاربردهای بسیار کم توان بررسی شود. نتایج شبیه سازی نشان می دهد مصرف توان در مدارهای پیشنهادی این مقاله، مقایسه با دیگر فلیپ فلاپ ها حداقل 23% کاهش می یابد. همچنین زمان راه اندازی و زمان نگهداری نیز بهبود می یابد.
سجاد
جمعه 8 مرداد 1395 ساعت 04:30
بهینه سازی هزینه انرژی را از طریق اجرای تولید همزمان و اتصال شبکه چکیدهبا افزایش آگاهی در زمینه ذخیره انرژی و حفاظت از محیط زیست ، کشورهای عربی به سمت بهیود کارایی در زمینه ذخیره انرژی به طور کارآمد پیش می روند. معادل 2.7 میلیون بشکه به صورت روزانه می سوزند تا توان حرارتی کارخانه ها که 92 درصد از کل تولید انرژی در کشورهای عربی می باشد تامین کند. یک میلیون بشکه به طور سالانه به این مقدار اضافه می شود. هر بشکه 40 دلار هزینه داشته که هزینه روزانه آن بیش از 108 میلیون دلار می باشد.این مقاله به معرفی دو استراتژی می پردازد که هدف کلی آن این می باشد تا مصرف کنونی این سوخت را به نصف برساند.اولا ، تکنولوژی ایجاد توان الکتریکی با استفاده از سیستم های ترکیبی ، راندمان حرارتی را از کمتر از 25 درصد در حال حاضر به بالای 80 درصد می رساند.حتی به اندازه 1 درصد بهبود راندمان حرارتی ، 4 میلیون دلار در روز از نقطه نظر ذخیره هزینه سوخت صرفه جویی می شود. علاوه بر این ، ایجاد توان الکتریکی با استفاده از سیستم های ترکیبی توسط طراحی مناسب باعث :
سجاد
جمعه 8 مرداد 1395 ساعت 04:15